时间 :2022-12-09 浏览量:
深圳市美裕芯科技有限公司【代理FBGA处理器】进口原装现货EP3C25F324C8N Cyclone® III Field Programmable Gate Array (FPGA) IC 215 608256 24624 324-BGA!!!
产品描述:
EP3C25F324C8N Cyclone® III 器件系列提供了高功能、低功率和低成本。 以台积电为基地(TSMC) 低功耗 (LP) 工艺技术、硅片化和软件功能,以最大限度地降低功耗,Cyclone III器件系列提供了理想的适用于您的大容量、低功耗和成本敏感型应用的解决方案。 讲话为满足独特的设计需求,Cyclone III 器件系列提供以下两种变体:
■ Cyclone III——功耗最低、功能强大、成本最低
■ Cyclone III LS——具有安全性的最低功耗 FPGA
EP3C25F324C8N 密度范围从大约 5,000 到 200,000 个逻辑元件 (LE) 和0.5 兆位 (Mb) 至 8 Mb 的内存,静态功耗不到 ¼ 瓦消费,Cyclone III 器件系列使您更容易满足您的电源预算。 Cyclone III LS 器件率先在硅、软件和知识产权 (IP) 级别的低功耗和高性能FPGA平台。 这套安全功能可保护 IP 免受篡改、逆向工程和克隆。 此外,Cyclone III LS 器件支持设计分离,使您能够在单个芯片以减小应用程序的尺寸、重量和功耗。
产品特点:
最低功耗的 FPGA
■ 采用 TSMC 低功耗工艺技术和 Altera® 功耗感知设计流程实现最低功耗
■ 低功耗操作具有以下优势:
■ 延长便携式和手持应用的电池寿命
■ 降低或消除冷却系统成本
■ 在热挑战环境中运行
■ 热插拔操作支持
设计安全特性
Cyclone III LS 器件提供以下设计安全特性:
■ 使用带有 256 位易失性密钥的高级加密标准 (AES) 的配置安全性
■ 布线架构针对使用 Quartus® II 软件的设计分离流程进行了优化
■ 设计分离流程实现了设计分区之间的物理和功能隔离
■ 能够禁用外部 JTAG 端口
■ 到内核的错误检测 (ED) 周期指示器
■ 在每个 ED 周期提供通过或失败指示器
■ 提供对配置随机存取存储器 (CRAM) 位的有意或无意更改的可见性
■ 能够执行清零以清除 FPGA 逻辑、CRAM、嵌入式存储器和 AES 密钥的内容
■ 内部振荡器支持系统监控和健康检查功能
增加系统集成
■ 高存储器逻辑比和乘法器逻辑比
■ 用于用户 I/O 受限应用的高 I/O 数、中低密度设备
■ 可调节的 I/O 转换率以提高信号完整性
■ 支持LVTTL、LVCMOS、SSTL、HSTL、PCI、PCI-X、LVPECL、总线LVDS(BLVDS)、LVDS、mini-LVDS、RSDS、PPDS等I/O标准
■ 支持多值片上终端 (OCT) 校准功能,以消除工艺、电压和温度 (PVT) 的变化
■ 每个器件的四个锁相环 (PLL) 为器件时钟管理、外部系统时钟管理和 I/O 接口提供稳健的时钟管理和合成
■ 每个 PLL 五个输出
■ 可级联以节省 I/O、简化 PCB 布线并减少抖动
■ 动态可重新配置,无需重新配置设备即可改变系统中的相移、倍频或分频或两者,以及输入频率
■ 无需外部控制器帮助的远程系统升级
■ 专用循环冗余代码检查器电路,用于检测单粒子翻转 (SEU) 问题
■ Nios® II 嵌入式处理器,用于 Cyclone III 器件系列,提供低成本和定制的嵌入式处理解决方案
■ 来自 Altera 和 Altera 宏功能合作伙伴计划 (AMPP) 合作伙伴的大量预构建和验证 IP 内核
■ 支持DDR、DDR2、SDR SDRAM、QDRII SRAM等高速外部存储器接口
■ 自动校准 PHY 功能简化了时序收敛过程并消除了 DDR、DDR2 和 QDRII SRAM 接口的 PVT 变化
版权所有 2022 深圳市美裕芯科技有限公司 电话:+86-13530718420 粤ICP备2022094269号-1